Studenten, die Interesse am Entwurf von Hardware haben und lernen
möchten, wie sie hochintegrierte Schaltungen in Form von Chips entwerfen
und implementieren können. Den Studenten werden sämtliche erforderlichen
Kenntnisse vermittelt. Nach einer Einarbeitungszeit werden sie in die
aktuellen Forschungs- und Industrieprojekte eingebunden.
Was du an unserem Institut lernen wirst:
- Das Konzept der Hardwarebeschreibungssprachen HDL (bei uns: VHDL)
und wie man es benutzt um reale Hardware zu beschreiben, zu
simulieren und zu erstellen. - Wie man eine Hardwarearchitektur entwirft, die auf eine Anwendung
spezialisiert ist. - Wie man mit Industriestandardtools den Architekturentwurf in
aktuellen Technologien implementiert. - Wie man das Architekturmodell in Bezug auf Fläche, erreichbarer
Geschwindigkeit und Energieverbrauch charakterisiert. - Wie man das komplette Chiplayout für den Entwurf implementiert.
- Langfristiges Engagement.
- Hohe Motivation.
- Interesse am Detail.
minwegen@ice.rwth-aachen.de
deidersen@ice.rwth-aachen.de
auras@ice.rwth-aachen.de
Link zur Ausschreibung:
http://www.ice.rwth-aachen.de/en/teaching/thesis-projects/diploma-master-thesis/detail-thesis/?tx_indstudentworks_pi1[uid]=335&cHash=3a97c5a5503e4b1ddf9438dbbf0f2daa
--------------------------------------------------
Dipl.-Ing. Andreas Minwegen
Institute for Integrated Signal Processing Systems
RWTH Aachen University
Phone: +49-241-80 27878
Fax: +49-241-80 22195
Mail: minwegen@ice.rwth-aachen.de
Web: http://www.ice.rwth-aachen.de
--------------------------------------------------